### Arquitetura de Computadores II

Linguagem de máquina e instruções

Professor Matheus Alcântara Souza

#### **CISC: Complex Instruction Set Computing**

- Utilizado no início da história de desenvolvimento de processadores
- Conjunto de instruções com formatos variados
- Uma única instrução do tipo ADD pode:
  - acessar registradores e memória
  - utilizar modos de endereçamento imediato, direto ou indexado
- As instruções possuem uma grande amplitude nos modos de endereçamento

#### RISC: Reduced Instruction Set Computing

- Uma pequena fração do código de programa precisa acessar memória
- Acessar memória é mais lento do que acessar registradores
- Número reduzido de instruções que acessam a memória
- Manipulações de dados pelo processador são concentradas em registradores
- Instruções de acesso a memória:
- LOAD: Busca dados em endereços da memória e grava em registradores
- STORE: Grava dados dos registradores em endereços de memória.

# GPP: General Purpose Processor (Processador de propósito geral)

- Possui um conjunto de instruções para utilização em diversas aplicações
- Flexibilidade
- Instruções não otimizadas para execução de tarefas
- Desempenho
- Exemplos:
- Processadores 386
- Pentium
- Itanium
- MIPS4700
- Ultra Sparc III

# ASIP: Application Specific Instruction Set Processor(Processador aplicação específica)

- Projeto dedicado do conjunto de instruções e da arquitetura
- Flexibilidade
- Desempenho
- Menos flexível que um GPP
- É mais lento que um ASIC (Application Specific Integrated Circuit)
- Exemplos:
- Processadores dedicados para imagens, sinais e redes

Existe diferença no conjunto de instruções de CISC, RISC, GPP e ASIP?

#### Microarquitetura de processadores

- A microarquitetura é responsável por
- busca de instruções
- decodificação de instruções
- execução de instruções
- Instrução: um comando enviado para o processador
- Vamos estudar a microarquitetura do processador RISC-V!

## Introdução à arquitetura RV32

#### **RISC-V**

- ISA (Instruction Set Architecture) RISC moderna
  - Introduzida em 2011
- ISA aberta! (uso livre de royalties)
- Funcionalidades e características desenvolvidas com base nos acertos e erros de ISAs que já estão no mercado há mais de 30 anos (x86 e ARM)
  - Mais simples do que ARM e x86
  - Figura 2.7 do livro "Guia Prático RISC-V: Atlas de uma arquitetura aberta" http://riscvbook.com/portuguese/

#### - Mais simples do que ARM e x86

Tamanho relativo de programas do benchmark SPEC CPU2006 compilados com o GCC.



#### **RISC-V**

- Mantida atualmente pela Fundação RISC-V http://www.riscv.org
- Fundação aberta e sem fins lucrativos

#### **Arquitetura do RISC-V**

- Tem elementos da Arquitetura de von Neumann



#### **Arquitetura do RISC-V**

- Tem elementos da Arquitetura de von Neumann



#### Arquitetura do RISC-V - Microarquitetura

Caminho de dados simplificado + Unidade de Controle



#### Arquitetura do RISC-V - Memória

- A memória é endereçada a bytes
  - Cada endereço de memória armazena 1 byte
  - Tipos de dados maiores do que 1 byte ocupam múltiplos endereços de memória, consecutivos



#### Arquitetura do RISC-V - Conjuntos de instruções

- Existem diversos conjuntos de instruções:
  - RV32I: Conjunto base de 32 bits com instruções para operações com números inteiros
  - **RV32M**: Instruções de multiplicação e divisão
  - **RV32F** e **RV32D**: Instruções de ponto-flutuante
  - **RV32A**: Instruções atômicas
  - **RV32C**: Instruções compactas, de 16 bits
  - RV32V: Instruções vetoriais (SIMD)

#### Arquitetura do RISC-V - Arquitetura RV32

- Nesta disciplina focaremos no conjunto RV32IM
  - Conjunto base de 32 bits + instruções para multiplicação e divisão de números inteiros
  - Instruções de movimentação de dados (LOAD e STORE), operações lógicas e aritméticas, comparação de valores, saltos condicionais e incondicionais, chamadas de funções, ...

#### Arquitetura do RV32 - "Tipos de dados"

- Tipos básicos de dados da arquitetura

```
byte: 1 byte
unsigned byte: 1 byte (sem sinal)
halfword: 2 bytes
unsigned halfword: 2 bytes (sem sinal)
word: 4 bytes
unsigned word: 4 bytes (sem sinal)
```

#### Arquitetura do RV32 - "Tipos de dados"

 Mapeamento de tipos de dados da linguagem C para tipos básicos de dados na arquitetura RV32

| C              | RV32I native      | size     |  |  |
|----------------|-------------------|----------|--|--|
| datatype       | datatype          | in bytes |  |  |
| bool           | byte              | 1        |  |  |
| char           | byte              | 1        |  |  |
| unsigned char  | unsigned byte     | 1        |  |  |
| short          | halfword          | 2        |  |  |
| unsigned short | unsigned halfword | 2        |  |  |
| int            | word              | 4        |  |  |
| unsigned int   | unsigned word     | 4        |  |  |
| long           | word              | 4        |  |  |
| unsigned long  | unsigned word     | 4        |  |  |
| void*          | unsigned word     | 4        |  |  |

Um registrador



- Banco de registradores





Banco de registradores



#### - Banco de registradores

| Apelido | Significado                                      |
|---------|--------------------------------------------------|
| рс      | Program Counter (Apontador/Contador de programa) |
| a0, a1  | Argumentos de função / retorno de função         |
| a2-a7   | Argumentos de função                             |
| s0-s11  | Registradores salvos                             |
| t0-t6   | Registradores temporários                        |
| zero    | Contém sempre o valor 0 (zero)                   |
| ra      | Endereço de retorno                              |
| sp      | Ponteiro de pilha                                |
| gp      | Ponteiro global                                  |
| tp      | Ponteiro de thread                               |

- LOAD/STORE: Os valores devem que ser carregados nos registradores antes de realizar as operações
  - Não há instruções que operam diretamente em valores na memória!

```
lw a5, 0(a0) # a5 <= Mem[a0]
add a6, a5, a5 # a6 <= a5+a5
sw a6, 0(a0) # Mem[a0] <= a6
```

#### LOAD/STORE

#### Registradores





#### Memória





#### LOAD/STORE

#### Registradores



lw a5, 0(a0)

Rec add a6, a5, a5

sw a6, 0(a1)

#### Memória





## A linguagem de montagem

#### RISC-V – Linguagem de montagem

- Programas em linguagem de montagem possuem:
  - Rótulos
  - Instruções de montagem
  - Diretivas de montagem
  - Comentários

#### RISC-V - Linguagem de montagem - Comentários

- Comentários são anotações no código
  - São descartados pelo pré-processador do montador.
  - 2 tipos: Comentários de linha e multi-linha

#### RISC-V - Linguagem de montagem - Comentários

- Comentários de linha (GNU Assembler)
  - Delimitado pelo caracter # no caso do RV32I
  - Tudo entre a primeira ocorrência de # e o fim da linha

```
sub a1, a2, a3  # subtrai x de y
### Variável x ###
x: .word 10
# add a0, a1, a2  # soma z e y
```

#### RISC-V - Linguagem de montagem - Comentários

- Comentários multi-linha (GNU Assembler)
  - Delimitado pelos pares de /\* e \*/
  - Similar a C/C++

```
x: .word 10  /* Variável x */

/* Rotina trunc42:
    Entrada: valor a ser truncado em a0
    Retorno? Se a0>42 então 42, senão a0
*/
trunc42:
```

- Instruções de montagem são as instruções do programa
  - São codificadas como texto
- Instruções de montagem são traduzidas para instruções de máquina pelo montador:



- Instruções de montagem são traduzidas para instruções de máquina pelo montador
  - Geralmente uma instrução de montagem é traduzida para uma instrução de máquina
  - Pseudo-instruções são instruções em linguagem de montagem que não existem na linguagem de máquina
    - São traduzidas pelo montador para uma ou mais instruções de máquina.



- Instruções de montagem são traduzidas para instruções de máquina pelo montador
  - Geralmente uma instrução de montagem é traduzida para uma instrução de máquina
  - Pseudo-instruções são instruções em linguagem de montagem que não existem na linguagem de máquina
    - São traduzidas pelo montador para uma ou mais instruções de máquina.

```
la a1, x 00000597 aupic a1,0x0 00858593 addi a1,a1,8
```

- Sintaxe de instruções de montagem RV32I
  - Mnemônico + parâmetros (operandos)
  - Mnemônico identifica a operação
    - Ex: add => soma

- Parâmetros das instruções de montagem RV32I
  - lab: Símbolos (ex: nomes de rótulos)
  - Imm: Constantes numéricas
  - rs1, rs2, rd: Registradores
    - Nome oficial (x0-x31) ou apelidos

| RV32IM registers (pr | efix x) and | their aliases |
|----------------------|-------------|---------------|
|----------------------|-------------|---------------|

| x0   | x1  | x2  | x3  | x4  | x5         | x6  | x7  | x8  | x9  | x10 | x11 | x12 | x13 | x14 | x15 |
|------|-----|-----|-----|-----|------------|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|
| zero | ra  | sp  | gp  | tp  | t0         | t1  | t2  | s0  | s1  | a0  | a1  | a2  | a3  | a4  | a5  |
| x16  | x17 | x18 | x19 | x20 | x21        | x22 | x23 | x24 | x25 | x26 | x27 | x28 | x29 | x30 | x31 |
| a7   | a8  | s2  | s3  | s4  | <b>s</b> 5 | s6  | s7  | s8  | s9  | s10 | s11 | t3  | t4  | t5  | t6  |

#### Main control status registers

Fields of mstatus:

| mtvec | mepc | mcause | mtval | mstatus | mscratch |  |
|-------|------|--------|-------|---------|----------|--|
| mie   | mpie | mip    |       |         |          |  |

- Parâmetros das instruções de montagem RV32I
  - lab: Símbolos (ex: nomes de rótulos)
  - Imm: Constantes numéricas
  - rs1, rs2, rd: Registradores
    - Nome oficial (x0-x31) ou apelidos

```
/* Eemplos de instruções de montagem */
sub a1, a2, a3
addi a0, a1, 12
la a0, x
ret
```